ISE FPGA設計実践

カテゴリ講座名日程場所状況カテゴリー(内部用)日程(内部用)
Vivado.pngVivado Design Suite でのFPGA設計導入4/5(木)~6(金)東京(XILINX)受付終了FPGAデバイス&ツールコース2018年4月
embe.pngZynq All Programmable SoC システムアーキテクチャ4/17(火)~18(水)東京(XILINX)受付終了エンベデッドコース2018年4月
Vivado.pngVivado Design Suite を使用したシミュレーション4/18(水)新横浜(hdLab)受付終了FPGAデバイス&ツールコース2018年4月
embe.pngZynq All Programmable SoC エンベデッドシステム開発4/26(木)~27(金)東京(XILINX)受付終了エンベデッドコース2018年4月
Vivado.pngXILINX FPGA向けRTL設計スタイルガイドセミナー4/26(木)~27(金)新横浜(hdLab)受付終了FPGAデバイス&ツールコース2018年4月
Vivado.pngVivado Design Suite でのFPGA設計導入5/8(火)~9(水)東京(XILINX)574FPGAデバイス&ツールコース2018年5月
Vivado.pngVivado Design Suite でのパーシャルリコンフィギュレーション5/16(水)東京(XILINX)575FPGAデバイス&ツールコース2018年5月
Vivado.pngVivado ロジック解析を使用したデバッグ テクニック5/17(木)~18(金)東京(XILINX)576FPGAデバイス&ツールコース2018年5月
Vivado.pngVivado Design Suite でのタイミング制約と解析5/22(火)新横浜(hdLab)586FPGAデバイス&ツールコース2018年5月
Vivado.pngVivado Design Suite ツールフロー5/23(水)東京(XILINX)577FPGAデバイス&ツールコース2018年5月
Vivado.pngVivado Design Suite でのタイミング クロージャ5/23(水)新横浜(hdLab)587FPGAデバイス&ツールコース2018年5月
embe.pngアドバンスドエンベデッドシステムハードウェア開発5/24(木)~25(金)東京(XILINX)578エンベデッドコース2018年5月
DSP.pngCコード ベースの設計 : Vivado HLx を使用した高位合成5/29(火)~30(水)東京(XILINX)579DSPコース2018年5月
Vivado.pngVivado Design Suite を使用したArtix-7 FPGA設計・開発入門6/5(火)新横浜(hdLab)588FPGAデバイス&ツールコース2018年6月
Vivado.pngVivado Design Suite でのFPGA設計導入6/7(木)~8(金)東京(XILINX)580FPGAデバイス&ツールコース2018年6月
Vivado.pngVivado Design Suite を使用したIPの管理6/12(火)新横浜(hdLab)589FPGAデバイス&ツールコース2018年6月
embe.pngZynq All Programmable SoC エンベデッドシステムソフトウェア開発6/20(水)~21(木)東京(XILINX)581エンベデッドコース2018年6月
embe.pngアドバンスドエンベデッドシステムソフトウェア開発6/22(金)東京(XILINX)582エンベデッドコース2018年6月
Vivado.pngVivado Design Suite での大規模デザインの設計手法6/27(水)新横浜(hdLab)590FPGAデバイス&ツールコース2018年6月
embe.pngC/C++によるSDSoC開発環境と設計手法6/28(木)~29(金)東京(XILINX)583エンベデッドコース2018年6月

このコースでは、効率的な設計方法について説明します。システム コストを抑えるため、より小規模な FPGA にデザインをインプリメント したり、より低速なスピード グレードを採用できるヒントを紹介します。 また、本コースで紹介するツールや設計手法をマスタすることによっ て、開発時間が短縮し、開発コストを抑えることができるようになりま す。

[このコースで学べること]

コース名FPGA 設計実践
ソフトウェアツールISE Design Suite : System Edition 14.7
ハードウェアSpartan-6 FPGA SP605
トレーニング期間2日間
受講料お一人様 8 TC or 98,000円(税込 105,840円)
受講対象者HDL の中級程度の知識があり、ISER ソフトウェアの使用経験がある FPGA 設計者
受講要件・FPGA 設計導入コース受講者、またはISEおよびザイリンクスのFPGA アーキテクチャに関する知識が「導入コース」受講者と同レベルである方
・HDL (VHDL または Verilog) の中級程度の知識のある方
・デジタル回路設計の経験者
コース内容1 日目
・「FPGA 設計導入」の復習
・FPGA リソースを使用した設計
・Core Generator ソフトウェア システム
・基本的な FPGA クロック リソース
・Virtex-6 および Spartan-6 FPGA のクロック リソース
・wave_gen デザインの概要
・FPGA リソースを使用した設計
・演習 1 : FPGA リソースを使用した設計
・FPGA 設計手法
・合成手法
・演習 2 : 合成手法 - XST
・1日目のまとめ
2 日目
・タイミング クロージャの達成
・グローバル タイミング制約の復習
・演習 3 : グローバル タイミング制約の復習
・特定パスのタイミング制約 Part 1
・特定パスのタイミング制約 Part 2
・演習 4 : タイミング クロージャの達成
・アドバンス インプリメンテーション オプション
・演習 5 : アドバンス インプリメンテーション オプション
・演習 6 : FPGA Editor - Virtex-6 FPGA
・ChipScope Pro ソフトウェア
・演習 7 : ChipScope Pro ソフトウェア
・コースのまとめ