Zynq UltraScale+ MPSoC ソフトウェアデザイン

カテゴリ講座名日程場所状況カテゴリー(内部用)日程(内部用)
no_image.pngアドバンスドエンベデッドシステムハードウェア開発8/1(木)~2(金)
10:00~17:30
申込締切日:7/23
東京(XILINX)開催中止アドバンスドコース2019年8月
Vivado.pngVivado Design Suite でのタイミング制約と解析8/6(火)
10:00~17:30
申込締切日:7/26
新横浜(hdLab)受付終了FPGAデバイス&ツールコース2019年8月
Vivado.pngVivado Design Suite でのタイミング クロージャ8/7(水)
10:00~17:30
申込締切日:7/29
新横浜(hdLab)受付終了FPGAデバイス&ツールコース2019年8月
DSP.pngCコード ベースの設計 : Vivado HLx を使用した高位合成8/27(火)~28(水)
10:00~18:00
申込締切日:8/16
東京(XILINX)満席DSPコース2019年8月
Vivado.png[Verilog] Xilinx/Vivadoツールを使ったRTL設計初級8/27(火)~28(水)
10:00~18:00
申込締切日:8/16
新横浜(hdLab)受付終了FPGAデバイス&ツールコース2019年8月
Vivado.pngVivado Design Suite でのFPGA設計導入8/29(木)~30(金)
10:00~17:30
申込締切日:8/20
東京(XILINX)受付終了FPGAデバイス&ツールコース2019年8月
Vivado.pngVivado Design Suite ツールフロー9/3(火)
10:00~17:30
申込締切日:8/23
東京(XILINX)受付終了FPGAデバイス&ツールコース2019年9月
embe.pngZynq SoC エンベデッドシステムソフトウェア開発9/4(水)~5(木)
10:00~18:00
申込締切日:8/26
東京(XILINX)満席エンベデッドコース2019年9月
Vivado.pngVivado Design Suite を使用したArtix-7 FPGA設計・開発入門9/4(水)
10:00~17:30
申込締切日:8/26
新横浜(hdLab)受付終了FPGAデバイス&ツールコース2019年9月
embe.pngARTYを使用したMicroBlaze開発入門9/5(木)
10:00~17:30
申込締切日:8/27
新横浜(hdLab)受付終了エンベデッドコース2019年9月
no_image.pngアドバンスドエンベデッドシステムソフトウェア開発9/6(金)
10:00~17:30
申込締切日:8/28
東京(XILINX)開催中止アドバンスドコース2019年9月
Vivado.pngVivado Design Suite での大規模デザインの設計手法9/6(金)
10:00~17:30
申込締切日:8/28
新横浜(hdLab)開催中止FPGAデバイス&ツールコース2019年9月
embe.png[入門] C/C++によるSDSoC開発環境9/11(水)
10:00~18:00
申込締切日:9/2
東京(XILINX)開催中止エンベデッドコース2019年9月
embe.png[実践] C/C++によるSDSoC開発環境と設計手法9/12(木)~13(金)
10:00~18:00
申込締切日:9/3
東京(XILINX)開催中止エンベデッドコース2019年9月
Vivado.png[VHDL] Xilinx/Vivadoツールを使ったRTL設計初級9/17(火)~18(水)
10:00~18:00
申込締切日:9/5
新横浜(hdLab)受付終了FPGAデバイス&ツールコース2019年9月
Vivado.pngVivado ロジック解析を使用したデバッグ テクニック9/19(木)~20(金)
10:00~17:30
申込締切日:9/9
東京(XILINX)受付終了FPGAデバイス&ツールコース2019年9月
Vivado.pngVivado Design Suite でのFPGA設計導入9/25(水)~26(木)
10:00~17:30
申込締切日:9/12
東京(XILINX)受付終了FPGAデバイス&ツールコース2019年9月
Vivado.pngVivado Design Suite でのパーシャルリコンフィギュレーション9/27(金)
10:00~17:30
申込締切日:9/17
東京(XILINX)受付終了FPGAデバイス&ツールコース2019年9月
Vivado.pngVivado Design Suite を使用したシミュレーション10/2(水)
10:00~17:30
申込締切日:9/20
新横浜(hdLab)開催中止FPGAデバイス&ツールコース2019年10月
embe.pngZynq SoC システムアーキテクチャ10/3(木)~4(金)
10:00~18:00
申込締切日:9/24
東京(XILINX)726エンベデッドコース2019年10月
embe.pngZynq SoC エンベデッドシステム開発10/10(木)~11(金)
10:00~18:00
申込締切日:10/1
東京(XILINX)727エンベデッドコース2019年10月
Vivado.pngVivado Design Suite でのFPGA設計導入10/24(木)~25(金)
10:00~17:30
申込締切日:10/15
東京(XILINX)728FPGAデバイス&ツールコース2019年10月
Vivado.png[Verilog] Xilinx/Vivadoツールを使ったRTL設計初級10/24(木)~25(金)
10:00~18:00
申込締切日:10/15
新横浜(hdLab)740FPGAデバイス&ツールコース2019年10月
Vivado.pngXILINX FPGA向けRTL設計スタイルガイドセミナー10/29(火)~30(水)
10:00~18:00
申込締切日:10/18
新横浜(hdLab)741FPGAデバイス&ツールコース2019年10月
Vivado.pngVivado Design Suite ツールフロー11/6(水)
10:00~17:30
申込締切日:10/25
東京(XILINX)729FPGAデバイス&ツールコース2019年11月
embe.pngアドバンスドエンベデッドシステムハードウェア開発11/7(木)~8(金)
10:00~17:30
申込締切日:10/28
東京(XILINX)730エンベデッドコース2019年11月
DSP.pngCコード ベースの設計 : Vivado HLx を使用した高位合成11/12(火)~13(水)
10:00~18:00
申込締切日:10/31
東京(XILINX)731DSPコース2019年11月
embe.pngZynq SoC システムアーキテクチャ11/14(木)~15(金)
10:00~18:00
申込締切日:11/5
東京(XILINX)732エンベデッドコース2019年11月
Vivado.pngVivado Design Suite でのFPGA設計導入11/19(火)~20(水)
10:00~17:30
申込締切日:11/8
東京(XILINX)733FPGAデバイス&ツールコース2019年11月
Vivado.png[Verilog] Xilinx/Vivadoツールを使ったRTL設計初級11/26(火)~27(水)
10:00~18:00
申込締切日:11/15
新横浜(hdLab)742FPGAデバイス&ツールコース2019年11月
Vivado.pngVivado Design Suite を使用したArtix-7 FPGA設計・開発入門12/3(火)
10:00~17:30
申込締切日:11/22
新横浜(hdLab)743FPGAデバイス&ツールコース2019年12月
embe.png[入門] C/C++によるSDSoC開発環境12/4(水)
10:00~18:00
申込締切日:11/25
東京(XILINX)734エンベデッドコース2019年12月
Vivado.pngVivado Design Suite を使用したIPの管理12/4(水)
10:00~17:30
申込締切日:11/25
新横浜(hdLab)744FPGAデバイス&ツールコース2019年12月
embe.png[実践] C/C++によるSDSoC開発環境と設計手法12/5(木)~6(金)
10:00~18:00
申込締切日:11/26
東京(XILINX)735エンベデッドコース2019年12月
Vivado.png[VHDL] Xilinx/Vivadoツールを使ったRTL設計初級12/5(木)~6(金)
10:00~18:00
申込締切日:11/26
新横浜(hdLab)745FPGAデバイス&ツールコース2019年12月
embe.pngZynq SoC エンベデッドシステムソフトウェア開発12/11(水)~12(木)
10:00~18:00
申込締切日:12/2
東京(XILINX)736エンベデッドコース2019年12月
embe.pngアドバンスドエンベデッドシステムソフトウェア開発12/13(金)
10:00~17:30
申込締切日:12/4
東京(XILINX)737エンベデッドコース2019年12月
Vivado.pngVivado Design Suite でのFPGA設計導入12/17(火)~18(水)
10:00~17:30
申込締切日:12/6
東京(XILINX)738FPGAデバイス&ツールコース2019年12月
Vivado.pngVivado Design Suite での大規模デザインの設計手法12/17(火)
10:00~17:30
申込締切日:12/6
新横浜(hdLab)746FPGAデバイス&ツールコース2019年12月

このコースはソフトウェア開発者向けに、Zynq® UltraScale+™ MPSoC デバイスのOSやその他の機能を説明します。

[このコースで学べること]

コース名Zynq UltraScale+ MPSoC ソフトウェアデザイン
ソフトウェアツールVivado Design Suite 2015.4
トレーニング期間2日間
受講料1名様 8TC or 105,840円(9月迄の開催クラス) / 107,800円(10月以降の開催クラス)
受講対象者Zynq® UltraScale+™ MPSoCを使用したソフトウェア設計に携わるエンジニア
受講要件・Zynqエンベデッドシステムソフトウェア開発コースの受講、同等の知識
・エンベデッドOSおよびリアルタイムOSの一般的な理解
・複雑なエンベデッドシステムの実装内容についての理解
・C または C++ プログラミングの経験 (一般的なデバッグ テクニックを含む)
・デバイス ドライバー、割り込みルーチン、スクリプトの記述と変更、ユーザー アプリケーション、ブート ローダー操作を含むエンベデッド プロセッシング システムの概念を理解している
コース内容1日目
・Zynq UltraScale+ MPSoC アプリケーション プロセッシング ユニット
・演習 1:ARM NEONテクノロジーによるシステムパフォーマンスの向上
・Zynq UltraScale+ MPSoC リアルタイム プロセッシング ユニット
・演習 2 : RPU アプリケーションの構築
・ARM TrustZoneテクノロジ
・QEMUの概要
・演習 3 : ベアメタル アプリケーションの開発とデバッグ
・演習 4 : Linux アプリケーション開発とデバッグ
・Zynq UltraScale+ MPSoC ハードウェア/ソフトウェアの仮想化
・演習 5 : ハイパーバイザーを使用したハードウェア - ソフトウェアの仮想化
・Xenハイパーバイザーの概要
・演習 6 : レースカー シミュレーション
・OpenAMP
・演習 7 : システムでのOpenAMPの導入
・対称型マルチプロセッシングLinux
2日目
・YoctoおよびPetaLinux
・演習 8 : Yoctoを使用したLinuxのカスタマイズ
・オープン ソース ライブラリ/PetaLinux ツール
・演習 9 : アプリケーションを作成し、PetaLinuxツールを使ってLinux イメージを構築する
・Zynq UltraScale+ MPSoC FreeRTOS
・演習 10 : FreeRTOS ProducerとConsumer
・Zynq UltraScale+ MPSoCソフトウェア スタック
・Zynq UltraScale+ MPSoC PMU開発およびデバッグ
・演習 11 : PMUの開発とデバッグ
・Zynq UltraScale+ MPSoC電力管理
・演習 12 : 他のプロセッサの電力管理
・Zynq UltraScale+ MPSoCブートおよびコンフィギュレーション
・演習 13 : ブートおよびコンフィギュレーション