[Verilog] XILINX/Vivadoツールを使ったRTL設計初級

カテゴリ講座名日程場所状況カテゴリー(内部用)日程(内部用)
embe.pngアドバンスドエンベデッドシステムハードウェア開発9/4(火)~5(水)東京(XILINX)開催中止エンベデッドコース2018年9月
embe.pngXilinx/Vivado HLSツールを使ったC言語入門9/5(水)新横浜(hdLab)開催中止エンベデッドコース2018年9月
Vivado.pngVivado Design Suite でのFPGA設計導入9/6(木)~7(金)東京(XILINX)受付終了FPGAデバイス&ツールコース2018年9月
embe.pngZynq SoC エンベデッドシステムソフトウェア開発9/11(火)~12(水)東京(XILINX)受付終了エンベデッドコース2018年9月
Vivado.pngVivado Design Suite での大規模デザインの設計手法9/11(火)新横浜(hdLab)開催中止FPGAデバイス&ツールコース2018年9月
embe.pngアドバンスドエンベデッドシステムソフトウェア開発9/13(木)東京(XILINX)開催中止エンベデッドコース2018年9月
Vivado.pngVivado Design Suite を使用したArtix-7 FPGA設計・開発入門9/19(水)新横浜(hdLab)開催中止FPGAデバイス&ツールコース2018年9月
embe.pngARTYを使用したMicroBlaze開発入門9/26(水)新横浜(hdLab)受付終了エンベデッドコース2018年9月
embe.pngC/C++によるSDSoC開発環境と設計手法9/27(木)~28(金)東京(XILINX)受付終了エンベデッドコース2018年9月
Vivado.pngVivado Design Suite を使用したシミュレーション10/3(水)新横浜(hdLab)開催中止FPGAデバイス&ツールコース2018年10月
DSP.pngSystem Generator を使用したDSPデザイン10/4(木)~5(金)東京(XILINX)616DSPコース2018年10月
Vivado.pngVivado Design Suite でのUltraFast設計手法10/10(水)東京(XILINX)617FPGAデバイス&ツールコース2018年10月
Vivado.pngVivado Design Suite でのFPGA設計導入10/11(木)~12(金)東京(XILINX)618FPGAデバイス&ツールコース2018年10月
Vivado.pngVivado ロジック解析を使用したデバッグ テクニック10/18(木)~19(金)東京(XILINX)619FPGAデバイス&ツールコース2018年10月
embe.pngZynq SoC システムアーキテクチャ10/25(木)~26(金)東京(XILINX)620エンベデッドコース2018年10月
Vivado.pngXILINX FPGA向けRTL設計スタイルガイドセミナー10/25(木)~26(金)新横浜(hdLab)632FPGAデバイス&ツールコース2018年10月
Vivado.png[Verilog] Xilinx/Vivadoツールを使ったRTL設計初級10/30(火)~31(水)新横浜(hdLab)633FPGAデバイス&ツールコース2018年10月
Vivado.pngVivado Design Suite ツールフロー11/1(木)新横浜(hdLab)621FPGAデバイス&ツールコース2018年11月
Vivado.pngVivado Design Suite でのFPGA設計導入11/8(木)~9(金)東京(XILINX)622FPGAデバイス&ツールコース2018年11月
Vivado.pngVivado Design Suite でのタイミング制約と解析11/13(火)新横浜(hdLab)634FPGAデバイス&ツールコース2018年11月
Vivado.pngVivado Design Suite でのタイミング クロージャ11/14(水)新横浜(hdLab)635FPGAデバイス&ツールコース2018年11月
embe.pngZynq SoC エンベデッドシステム開発11/15(木)~16(金)東京(XILINX)623エンベデッドコース2018年11月
Vivado.png[VHDL] Xilinx/Vivadoツールを使ったRTL設計初級11/19(月)~20(火)新横浜(hdLab)636FPGAデバイス&ツールコース2018年11月
embe.pngアドバンスドエンベデッドシステムハードウェア開発11/21(水)~22(木)東京(XILINX)624エンベデッドコース2018年11月
Vivado.pngVivado Design Suite でのパーシャルリコンフィギュレーション11/28(水)東京(XILINX)625FPGAデバイス&ツールコース2018年11月
DSP.pngCコード ベースの設計 : Vivado HLx を使用した高位合成11/29(木)~30(金)東京(XILINX)626DSPコース2018年11月
embe.pngC/C++によるSDSoC開発環境と設計手法12/5(水)~6(木)東京(XILINX)627エンベデッドコース2018年12月
Vivado.pngVivado Design Suite を使用したArtix-7 FPGA設計・開発入門12/5(水)新横浜(hdLab)637FPGAデバイス&ツールコース2018年12月
Vivado.pngVivado Design Suite でのFPGA設計導入12/13(木)~14(金)東京(XILINX)628FPGAデバイス&ツールコース2018年12月
Vivado.pngVivado Design Suite を使用したIPの管理12/18(火)新横浜(hdLab)638FPGAデバイス&ツールコース2018年12月
embe.pngZynq SoC エンベデッドシステムソフトウェア開発12/19(水)~20(木)東京(XILINX)629エンベデッドコース2018年12月
Vivado.pngVivado Design Suite での大規模デザインの設計手法12/19(水)新横浜(hdLab)639FPGAデバイス&ツールコース2018年12月
embe.pngアドバンスドエンベデッドシステムソフトウェア開発12/21(金)東京(XILINX)630エンベデッドコース2018年12月

XILINX社Vivadoツールを使ってVerilog HDLを基礎から学ぶ講座です。
Verilog HDLの基礎知識とVivadoツールの基本操作を同時に学ぶことができます。
XILINX社FPGAを対象としてRTL設計を始めたい方には最適な講座です。

[このコースで学べること]

コース名XILINX/Vivadoツールを使ったRTL設計初級 [HDLABオリジナル]
ソフトウェアツールVivado Design Suite 2016.x
トレーニング期間2日間
受講料お一人様 8 TC or 98,000円(税込 105,840円)
受講対象者・HDLを使った設計の未経験者
・論理回路について多少知っているが実務1年未満
受講要件・セレクタ、デコーダ、カウンタなどの基本的な論理回路の動作知識
コース内容[概要]
・XILINX社のVivadoツール使ってVerilog HDLの基本文法、回路記述、及びテストベンチ記述を学びます。
・Vivadoツールによるシミュレーション方法、論理合成の実施方法などの基本ツール操作についても同時に習得可能です。

[詳細]
・組み合わせ回路/順序回路のHDL記述の紹介
・回路の検証
・基本的な文法
・回路記述スタイル
・セレクタやデコーダなどの組み合わせ回路記述
・カウンタに代表される順序回路の記述
・検証のためのテストベンチ記述